CAD・CAM・CAE分野への転職は「CAD・CAM・CAE転職ナビ」にお任せ下さい

powered by   2024/09/20 更新
閲覧済み

【横浜】デジタル回路設計※リモート可/フレックス/転勤無 社名非公開

掲載開始日:2024/09/10
更新日:2024/09/11
ジョブNo.240910MN81084727
職種 【横浜】デジタル回路設計※リモート可/フレックス/転勤無
社名 社名非公開
業務内容 車載、データセンター、カメラ等に使用される全体システムを一つのチップにまとめる技術集約型の半導体であるSoC(System on Chip)の論理合成業務を行っていただきます。
Synopsys社DesignCompiler(DC-Graphical or FusionCompiler)やCadence社Genus(or RTLCompiler)を使用いたします。
その他、等価性検証やSDC作成業務も対応いただきます。

【ポジションの魅力】
■車載、データセンター、カメラ向けなど、開発部門は担当するプロジェクトごとに都度担当製品が変わるので、1つの業界や製品だけではなく、様々な分野の開発に携わることができます。
■2ナノ、3ナノ等の最先端の半導体開発に携わることができます
■SoC(System on Chip)の開発は、様々な業界の顧客と共同で開発を進めるため、業界の知見を広げることできる事と完成品を目で見ることができます

【募集背景】
近年、特に海外顧客を中心に7nm以細の先端かつ大規模品種の開発が増加しており、業務拡大や会社成長に伴い、論理合成/SDC開発業務のエンジニア及びチームリーダーを募集。

【キャリアパス】
■論理合成スペシャリスト
アーキテクチャ(クロック, リセット, BUS, IP等), フロアプランを意識したPower,Performance,Areaの最適化が可能.
■開発リーダー
フロントエンド/バックエンド部門と調整が出来る。また、顧客との交渉/調整ができる。

【組織構成】
SoCシステム開発部:203名
全国の拠点に合計203名おり、プロジェクトごとに5~10名のチーム編成をして開発を行います。

【働き方】
■フレックス(コアタイム無し)
■リモートワーク:週3回まで可能
■平均残業時間:30H
■転勤無し
■出張は緊急時以外なし
■役職定年無し
■定年:60歳 再雇用:65歳まで
求める経験 【必須要件】
・配置配線ツールを使いデジタル回路の物理設計の経験があること
・タイミング解析ツールを使用した経験があること
・layoutエディタをを用い簡単な回路設計の経験があること
・SPICE sim.を実行した経験があること

【歓迎要件】
・簡単なRTLを記述し論理合成する設計技術
・45nm以降のCMOSを用いたゲートレベルのIP設計経験
勤務地
神奈川県 詳細につきましてはご面談時にお伝え致します
年収 年収 740 ~ 980 万円
※上記年収には 20h/月 時間外手当込みになります。
昇給:年1回
なお、経験・スキルに応じて変動の可能性があります
勤務時間 08:45~17:30
休日・休暇 完全週休二日(土日)祝日、年末年始、夏季
年次有給休暇(20日)、積立休暇、慶弔休暇、リフレッシュ休暇 等
募集背景 増員のための募集になります。詳細につきましてはご面談時にお伝え致します。
雇用形態 正社員

この求人情報は、「株式会社パソナ」が取り扱っています

この情報を保有しているコンサルタントへ紹介を受けるには、マイナビスカウティングに会員登録が必要です。

応募登録いただくにあたり

にご同意いただき、マイナビスカウティングに応募情報を開示することをご了承の上登録ください。