回路設計分野への転職は「回路設計転職ナビ」にお任せ下さい

powered by   2025/02/01 更新
  • サイト掲載求人数:2,688

論理合成 に該当する転職・求人一覧

【福岡】ASIC設計エンジニア

社名非公開 閲覧済み
勤務地 福岡県 勤務地変更の範囲:本社及び全国の事業場、支社、営業所
年収 年収:400万~1000万程度 月給制:月額250000円 給与:■経験、スキル、年齢を考慮の上、同社規定により優遇 賞与:年2回(6月・12月)※2023年度実績:6.52ヶ月 昇給:年1回(4月)
業務内容 【職務概要】 ■ASIC開発 ・ASICの仕様策定 ・デジタル回路設計・検証 ・プロトタイプ設計・評価 ・ASICベンダとの開発 ・ES評価 ■研究開発 ・開発テーマ立案 ・試作設計 ・試作評価 全事業部と連携...
求める経験 【必須】 ■Verilog、SystemVerilogを用いた回路設計 ■論理検証経験者 【尚可】 ・アサーション、UVM、フォーマル検証経験者 ・論理合成経験者
正社員 完全週休二日制年間休日120日以上社宅・家賃補助制度U・Iターン歓迎

【大阪】半導体回路設計

株式会社D-design 閲覧済み
勤務地 プロジェクト先により異なります。(大阪、京都) プロジェクト先により異なります。(大阪、京都)
年収 年収:450万~680万程度 月給制:月額300000円 給与:■経験、スキル、年齢を考慮の上、同社規定により優遇 賞与:年2回(業績による) 昇給:年1回
業務内容 【職務概要】 半導体の回路設計~レイアウト設計、テストプログラム開発まで様々な工程に携わっています。 各自のスキルにより、担当業務を決定します。 【職務詳細】 ■LSIのデジタル回路設計・検証 ■アナログ回路設計・検...
求める経験 【必須】 ・デジタル回路設計の経験が3年以上ある方 業務で使用する言語、ツールは下記になります。 ■LSIデジタル回路設計・検証  (言語)Verilog-HDL、VHDL  (ツール)VCS、NC-Verilog、Verd...
正社員 転勤無し完全週休二日制年間休日120日以上社宅・家賃補助制度U・Iターン歓迎

【宮城】デジタル設計

社名非公開 閲覧済み
勤務地 宮城県
年収 年収:500万~800万程度 月給制:月額300000円 給与:■経験、スキル、年齢を考慮の上、同社規定により優遇 賞与:年2回(6月・12月) 昇給:年1回(3月)
業務内容 【職務概要】 同社において下記業務をご担当いただきます。 【職務詳細】 ・半導体システム設計、デジタル回路設計、インプリメンテーションなど関連する業務 【魅力点】 車載、産業機器に関するアナログ設計に関わることができます。...
求める経験 【必須】 ▼下記いずれかの経験 ・半導体設計全般 ・デジタル回路設計(RTL) ・論理合成、STA、DFT、APR ・デジタルフィルター設計 【尚可】 ・英語による実務経験(TOEIC 600点以上目安)
正社員 完全週休二日制年間休日120日以上英語を使う仕事介護支援制度あり社宅・家賃補助制度U・Iターン歓迎
勤務地 【八幡西事業所】 住所:福岡県北九州市八幡西区黒崎城石2-1 勤務地最寄駅:JR鹿児島本線/黒崎駅 ※転勤は当面なしです。前提としたものではありません。
年収 想定年収:500万円~750万円 月給(基本給):250,000円~400,000円 ※上記年収は残業代・賞与を含んだ想定年収です。 ※年収詳細は、経験・年齢を考慮の上、当社規定により決定します。 ※昇給あり(年1回:4月) ※賞与あり(...
業務内容 【配属部門の役割・ミッション】 当社製品に搭載されるASICの開発および将来製品に向けた研究開発に取組み、 当社製品の付加価値向上に貢献します。 【具体的な業務内容】 ◆ASIC開発 ・ASICの仕様策定 ・デジタル回路設計・検証 ・プロ...
求める経験 【必須要件】 ・Verilog, SystemVerilogを用いた回路設計 ・論理検証経験者 【歓迎要件】 ・アサーション、UVM、フォーマル検証経験者 ・論理合成経験者
正社員
勤務地 愛知県 刈谷市(共同館)
年収 年収 450 ~ 1000 万円 【モデル年収例】 ◎750万円/35歳(月給41万円 賞与・家族手当(子2人)含む、残業代含まず) ◎580万円/30歳(月給32万円 賞与・家族手当(子1人)含む、残業代含まず) ※あくまで目安で...
業務内容 「車載電子ユニット向け静電センサ開発(愛知)I43」のポジションの求人です 【お任せする業務】 静電容量センサの開発業務を担当していただきます。 仕様検討、製品設計、開発評価、量産立ち上げまでの一連の業務をお任せします。 ●具体...
求める経験 【必須】 いずれかの経験3年以上必須 ・車載向けECUの制御ロジック設計経験 ・車載向けECUの回路設計経験 ・車載向け筐体設計経験 【歓迎】 ・機能安全開発経験 ・サイバーセキュリティ開発経験 ・語学力(英語)
正社員 完全週休二日制平均残業月30時間以内年間休日120日以上社宅・家賃補助制度フレックス勤務
勤務地 東京都有明一丁目3番33号 ドーム有明ヘッドクォーター3階A
年収 600-1300万円 ※ スキル・経験を考慮して決定します。
業務内容 ■人工衛星におけるロジック開発をご担当いただきます。
求める経験 【必須要件】 ・FPGAのロジック設計経験 【歓迎要件】 ・チームでのプロダクト開発経験(toB、toC、受託など形態問わず) ・Linuxコマンドの基礎的な知識 ・電気回路設計と,PCBのアートワーク設計の経験 ・Xili...
正社員 完全週休二日制転勤無し年間休日120日以上フレックス勤務

ASIC設計エンジニア

社名非公開 閲覧済み
勤務地 福岡県黒崎城石2番1号
年収 600-1000万円 係長級としての採用の場合:年収750万円~1,000万円(時間外労働手当30時間/月相当含む) 担当者としての採用の場合:年収500万円~750万円(時間外労働手当30時間/月相当含む)
業務内容 ■同社にて、下記業務を担当していただきます。 【具体的には】 (1)ASIC開発 ・仕様策定  ブロック単体、1チップの仕様策定 ・RTL設計(Verilog-HDL、VHDL) ・シミュレーション(Synopsys, Cade...
求める経験 【必須要件】下記いづれかのご経験をお持ちの方 ・半導体設計の知識 ・Verilog/VHDLを用いた回路設計、論理検証経験 【歓迎要件】 ・アサーション、UVM、フォーマル検証経験 ・論理合成経験 ・プログラミング言語(C,...
正社員 年間休日120日以上資格取得支援制度フレックス勤務

レイアウト設計<半導体集積回路>

外資系半導体ソリューション企業 閲覧済み
勤務地 神奈川県
年収 600-1000万円 ※これまでの経験・能力を考慮の上、同社規程に基づき、担当職位の大きさに応じて決定
業務内容 同社にて、半導体集積回路における下記業務を担当していただきます。 【具体的には】 ■レイアウト設計業務 例:EDAツール(IC Compiler)など ■タイミング設計業務 例:EDAツール(Design Compiler、P...
求める経験 【必須要件】下記以下いずれかのご経験をお持ちの方 ■EDAツールを用いたレイアウト設計、マスク検証業務経験 ■EDAツールを用いたタイミング設計、タイミング検証業務経験 【歓迎要件】 ■論理合成やタイミング設計などの3年以上の実...
正社員 年間休日120日以上英語を使う仕事社宅・家賃補助制度フレックス勤務

DFT回路設計<半導体集積回路>

外資系半導体ソリューション企業 閲覧済み
勤務地 神奈川県
年収 600-1000万円 ※これまでの経験・能力を考慮の上、同社規程に基づき、担当職位の大きさに応じて決定
業務内容 ■同社にて半導体集積回路における下記業務を担当していただきます。 【具体的には】 ■RTL(Verilog-HDL)を用いたデジタル回路設計、検証業務 ■EDAツールを用いたDFT設計、検証業務 ■製品検査用のテストパターン設計...
求める経験 【必須要件】下記いずれかに該当する方 ■RTL(Verilog-HDL)を用いたデジタル回路設計及び検証業務経験 ■EDAツールを用いたDFT設計および検証業務 【歓迎要件】 ■論理合成、タイミング設計などの実務経験(3年以上)...
正社員 年間休日120日以上英語を使う仕事社宅・家賃補助制度フレックス勤務

DFT回路設計<半導体集積回路>

「空間認識」技術、「電池応用」技術に強みを持つ半導体ソリューション企業 閲覧済み
勤務地 京都府神足焼町1番地
年収 600-1000万円 ※上記はあくまでも目安であり、正式には同社規定やご経験、前職給与額などに沿って決定
業務内容 ■半導体集積回路のDFT回路設計を担当していただきます。 【具体的には】 ・車載HMI、イメージセンサ(2D/3D)、高速I/F、マイコン、ICカードなど、幅広い製品のDFT回路設計 ・検査データの分析から、品質やコストの改善活動を通...
求める経験 【必須要件】※以下のすべてを満たす方 ■以下のいずれかの経験をお持ちの方 ・RTL(Verilog-HDL)を用いた、デジタル回路設計および検証業務 ・EDAツールを用いた、DFT設計および検証業務 ■電気・電子系または、情報系を先...
正社員 年間休日120日以上社宅・家賃補助制度フレックス勤務